EEPW首页 > 商机频道 > 北京中联微电有限公司 > 新闻 > 单片机培训 ARM硬件培训 ARM培训

公司信息

北京中联微电有限公司
所在省:北京
所在市:请选择
店铺地址:http://ec.eepw.com.cn/
mfmember/index/userid/6803

推荐产品

LED显示屏开发套件
价格:198元
ARM嵌入式硬件培训
价格:3860元
STM32开发板
价格:258元
DSP2812 开发板
价格:350元

联系我们

北京中联微电有限公司
电话:010-56259396
邮箱:pcb_design818@yahoo.cn
地址:北京市海淀区中关村北二条乙八号(赛特瑞科技楼五层)
单片机培训 ARM硬件培训 ARM培训
来源:zhuyanxu905   时间:2012-09-03

一 电子系统设计所面临的挑战

随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ.目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz.
当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作.因此,高速电路设计技术已经成为电子系统设计师必须采取的设计手段.只有通过使用高速电路设计师的设计技术,才能实现设计过程的可控性. 
源自:   www.boardedu.com

二 什么是高速电路

通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路.
实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称信号的跳变)引发了信号传输的非预期结果.因此,通常约定如果线传播延时大于1/2数字信号驱动端的上升时间,则认为此类信号是高速信号并产生传输线效应.
信号的传递发生在信号状态改变的瞬间,如上升或下降时间.信号从驱动端到接收端经过一段固定的时间,如果传输时间小于1/2的上升或下降时间,那么来自接收端的反射信号将在信号改变状态之前到达驱动端.反之,反射信号将在信号改变状态之后到达驱动端.如果反射信号很强,叠加的波形就有可能会改变逻辑状态.

三 高速信号的确定

上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定.下图为信号上升时间和允许的布线长度(延时)的对应关系.
PCB 板上每单位英寸的延时为 0.167ns..但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大.通常高速逻辑器件的信号上升时间大约为0.2ns.如果板上有GaAs芯片,则最大布线长度为7.62mm.
设Tr 为信号上升时间, Tpd 为信号线传播延时.如果Tr≥4Tpd,信号落在安全区域.如果2Tpd≥Tr≥4Tpd,信号落在不确定区域.如果Tr≤2Tpd,信号落在问题区域.对于落在不确定区域及问题区域的信号,应该使用高速布线方法.

四 什么是传输线

PCB板上的走线可等效为下图所示的串联和并联的电容、电阻和电感结构.串联电阻的典型值0.25-0.55 ohms/foot,因为绝缘层的缘故,并联电阻阻值通常很高.将寄生电阻、电容和电感加到实际的PCB连线中之后,连线上的最终阻抗称为特征阻抗Zo.线径越宽,距电源/地越近,或隔离层的介电常数越高,特征阻抗就越小.如果传输线和接收端的阻抗不匹配,那么输出的电流信号和信号最终的稳定状态将不同,这就引起信号在接收端产生反射,这个反射信号将传回信号发射端并再次反射回来.随着能量的减弱反射信号的幅度将减小,直到信号的电压和电流达到稳定.这种效应被称为振荡,信号的振荡在信号的上升沿和下降沿经常可以看到.

五 传输线效应

基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应.
· 反射信号Reflected signals
· 延时和时序错误Delay & Timing errors
· 多次跨越逻辑电平门限错误False Switching
· 过冲与下冲Overshoot/Undershoot
· 串扰Induced Noise (or crosstalk)
· 电磁辐射EMI radiation

5.1 反射信号
如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不预期效应,使信号轮廓失真.当失真变形非常显著时可导致多种错误,引起设计失败.同时,失真变形的信号对噪声的敏感性增加了,也会引起设计失败.如果上述情况没有被足够考虑,EMI将显著增加,这就不单单影响自身设计结果,还会造成整个系统的失败.
反射信号产生的主要原因:过长的走线;未被匹配终结的传输线,过量电容或电感以及阻抗失配.

5.2 延时和时序错误
信号延时和时序错误表现为:信号在逻辑电平的高与低门限之间变化时保持一段时间信号不跳变.过多的信号延时可能导致时序错误和器件功能的混乱.
通常在有多个接收端时会出现问题.电路设计师必须确定最坏情况下的时间延时以确保设计的正确性.信号延时产生的原因:驱动过载,走线过长.

5.3 多次跨越逻辑电平门限错误
信号在跳变的过程中可能多次跨越逻辑电平门限从而导致这一类型的错误.多次跨越逻辑电平门限错误是信号振荡的一种特殊的形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限会导致逻辑功能紊乱.反射信号产生的原因:过长的走线,未被终结的传输线,过量电容或电感以及阻抗失配.

5.4 过冲与下冲
过冲与下冲来源于走线过长或者信号变化太快两方面的原因.虽然大多数元件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件.

5.5 串扰
串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰.
信号线距离地线越近,线间距越大,产生的串扰信号越小.异步信号和时钟信号更容易产生串扰.因此解串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号.
5.6 电磁辐射
EMI(Electro-Magnetic Interference)即电磁干扰,产生的问题包含过量的电磁辐射及对电磁辐射的敏感性两方面.EMI表现为当数字系统加电运行时,会对周围环境辐射电磁波,从而干扰周围环境中电子设备的正常工作.它产生的主要原因是电路工作频率太高以及布局布线不合理.目前已有进行 EMI仿真的软件工具,但EMI仿真器都很昂贵,仿真参数和边界条件设置又很困难,这将直接影响仿真结果的准确性和实用性.最通常的做法是将控制EMI的各项设计规则应用在设计的每一环节,实现在设计各环节上的规则驱动和控制.

高速板设计是一个复杂的过程,我们专注于高速硬件设计 培训机构.